文化大學機構典藏 CCUR:Item 987654321/22228
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 47249/51115 (92%)
造访人次 : 14219514      在线人数 : 681
RC Version 6.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻
    主页登入上传说明关于CCUR管理 到手机版


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: https://irlib.pccu.edu.tw/handle/987654321/22228


    题名: Design of Programmable Counter/Timer Using VHDL
    作者: 許宏任
    黃建豪
    賴茂富
    贡献者: 工學院
    关键词: VHDL
    可程式計數器/計時器
    VHDL
    FPGA
    COUNTER/TIMER
    日期: 2002-06-01
    上传时间: 2012-05-09 15:12:25 (UTC+8)
    摘要: 本論文提出以HDL(硬體描述語言)爲基礎的設計方式來實現司程式計數器/計時器。選擇英特爾8254晶片作爲定義該可程式計數器/計時器的功能和規格。VHDL首次用來作爲發展8254的工具,並藉由使用Model Sim來驗證其功能的正確性。再透過合成其硬體電路加以分析。基於本文所提出以VHDL爲基礎的設計方式,可從實驗結果顯示,具有高複雜度的可程式計數器/計時器可以快速且符合成本效益的加以實現。

    A programmable counter/timer based on HDL (Hardware Description Language) design is proposed. The Intel 8254 is selected for defining the functionality and specifications of the programmable counter/timer. VHDL programs are first eveloped to emulate the functional operation of 8254. Next, the programs are verified by simulation using ModelSim. Then the hardware circuit is synthesized and analyzed. The experimental results show that, based on the proposed VHDL-driven design, a high complexity programmable counter/timer can be realized by programmable logic quickly and cost-effectively.
    關聯: 華岡工程學報 16期 p.111 -145
    显示于类别:[工學院] 學報-華岡工程學報

    文件中的档案:

    档案 描述 大小格式浏览次数
    index.html0KbHTML479检视/开启


    在CCUR中所有的数据项都受到原著作权保护.


    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回馈